

# مدیریت حافظه چرکنویس و نگاشت وظایف در سامانههای بحرانی–مخلوط چندهستهای

سینا عربزاده ٔ ، مرتضی محجل کفشدوز ٔ و عبدالرضا رسولی کناری ٔ ۱ دانشگاه صنعتی قم، sinaarab@live.com ۲ دانشگاه صنعتی قم، mohajjel@ce.sharif.edu ۲ دانشگاه صنعتی قم، rasouli@qut.ac.ir

چکیده – هزینه قابل توجه بخشهای پردازشی در سامانههای ایمنی-بحرانی باعث شده است که امروزه در صنایع مختلف مانند هواپیما و اتومبیل تمایل به تجمیع کردن این بخشها بر روی تعداد کمتر هستههای پردازشی بیشتر شود. چالشی که با تجمیع کردن وظایف مختلف پردازشی بر روی هستههای پردازشی کمتر ایجاد میشود، سطح مختلف بحرانیت و تضمین موردنیاز هر یک از این وظایف است که به همین خاطر از آنها به عنوان سامانههای بحرانی مخلوط یاد میشود. یکی از منابع مهم در این سامانهها حافظهی روی تراشه است که بنا به دلایل پیشبینی پذیری در بسیاری از پردازندهها بهصورت حافظه چرکنویس پیادهسازی میشود. در این مقاله دو روش ارائه خواهیم کرد که هدف آنها مدیریت توأمان حافظه چرکنویس، نگاشت وظایف به هستههای پردازشی، کاهش تعداد هستههای پردازشی و درنتیجه کاهش هزینه سامانه است. آزمایشها انجام شده بر روی مجموعه وسیعی از محکها نشان دهنده کارایی روشهای ارائه شده است.

کلید واژه- پردازندههای چندهستهای، حافظه چرکنویس، زمانبندی و نگاشت وظایف، سامانههای بحرانی-مخلوط.

## **١**- مقدمه

بخشهای الکترونیکی در بسیاری از سامانههای ایمنی- بحرانی مانند هواپیما و اتومبیل دارای هزینه قابل توجهای میباشد. برای مثال در یک خودرو BMW سال ۲۰۰۶ حدود صد ریز پردازنده استفاده شده است [۱] که به وظایفی مانند تنظیم سوخترسانی مناسب به موتور، تنظیم نور چراغها، کنترل سامانه تهویه خودرو و تشخیص وضعیت راننده می پردازند.

یکی از روشهایی که برای کاهش هزینه بخشهای الکترونیکی استفاده می شود مجتمع کردن بخشهای کنترلی و پردازشی در پردازندههای با تعداد کمتر و به اشتراک گذاشتن منابع سختافزاری است؛ برای این منظور استاندارهایی همچون استاندارد AUTOSAR برای صنعت هواپیما ارائه شده است.

در سامانههای ایمنی- بحرانی بهطور معمول بخشهای مختلف سامانه، بحرانیت مختلفی دارند. بحرانیت یک بخش از سامانه بر اساس سطح تضمین مورد نیاز آن در برابر خرابی تعریف میشود [۲]. به سامانههایی که بخشهای مختلف آنها سطح بحرانیت مختلفی دارند و مسئولیت پردازش این بخشهای مختلف بر عهده یک سختافزار است سامانههای بحرانی-مخلوط گفته میشود [۳].

اگرچه با تجمیع کردن بخشهای مختلف کنترلی و پردازشی بر روی سختافزار مشترک هزینههای سختافزاری کاهش قابل توجهای می یابند ولی چالشهای بزرگی به وجود خواهد آمد. چالش اصلی این است که وظایف مختلف سامانه که هرکدام بحرانیت خاص خود رادارند و قبلاً بر روی پردازندهها و منابع سختافزاری جدا اجرا می شدند، اکنون باید بر روی یک سختافزار اجرا بشوند.

در این سامانهها برای ایجاد تضمینهای لازم برای هر یک از وظایف با سطح بحرانیت مختلف، باید به نوعی بخش بندی بین وظایف با سطح بحرانیت مختلف بهوجود

آید؛ ولی در مقابل برای استفاده بهینه از سختافزار باید منابع (مانند پردازندهها، حافظهها و غیره) بهصورت مشترک استفاده بشوند.

یکی از منابع مشترک که میتواند تأثیر بسزایی در کارایی سامانه داشته باشد، حافظههای سطح تراشه هستند. این حافظهها به دلیل سرعت بالایی که دارند میتوانند به مقدار قابل توجهای زمان اجرای وظایف را کاهش دهند. در پردازندههای عاممنظوره این حافظهها بهصورت حافظه نهان پیادهسازی و کنترل آن توسط سختافزار انجام میشود. نرمافزار بهطور معمول کنترل مستقیمی بر محتوای حافظه نهان ندارد از اینرو این حافظه از پیشبینیپذیری کمی برخوردار است لذا نمیتوان بهراحتی از آن در سامانههای بیدرنگ استفاده کرد. برای حل این مشکل از حافظه چرکنویس [۴] استفاده میشود که توسط نرمافزار قابل دسترس و مدیریت است. علاوه بر این، حافظه چرکنویس ساختار سادهتری نسبت به حافظه نهان دارد و انرژی مصرفی آن نیز کمتر است [۵].

با توجه به اهمیت سامانههای بحرانی-مخلوط پژوهشهای فراوانی در این زمینه انجامشده است. مقاله [۶] مرور جامعی بر این پژوهشها داشته است. بیشتر پژوهشهایی که در این زمینه انجام شدهاند به مسئله مدیریت حافظه چرکنویس توجهای نکردهاند.

این مقاله به ارائه روشهایی برای نگاشت توأمان وظایف و مدیریت حافظه چرکنویس بر روی پردازندههای چندهستهای میپردازد. هدف از این روشها کاهش تعداد هستههای پردازشی استفاده شده و درنتیجه کاهش هزینه ساخت سامانه است. نوآوریهای این پژوهش عبارتاند از:

- ۱. به رابطه متقابل زمان بندی وظایف، تخصیص حافظه چرکنویس و رفتار زمانی وظایف در سامانههای بحرانی-مخلوط توجه شده است.
- جهت کاهش تعداد هستههای پردازشی، یک مسئله ی بهینهسازی برای نگاشت وظایف و تخصیص حافظه چرکنویس طراحی شده است.
- ۳. با توجه به NP-کامل بودن مسئله مذکور  $[ \Delta ]$  روشهای مکاشفهای کارایی برای حل این مسئله ارائه شده است.



۴. روشهای ارائه شده با مجموعه وظایف با ویژگیهای مختلف آزمایش شدند. نتایج آزمایشها نشان میدهد حتی در تعداد وظایف بالاتر روشهای ارائه شده کارایی بالایی دارند و بهسرعت به جوابهای امکانپذیر و تعداد کم هستههای پردازشی (هدف بهینهسازی) همگرا میشوند.

در ادامه این مقاله ابتدا فرضیات، مدل در نظر گرفته شده و بحثهای پایه توضیح داده خواهد شد. سپس به بررسی کارهای پیشین خواهیم پرداخت. مثال انگیزشی و روشهای ارائه شده بخشهای بعدی مقاله را تشکیل میدهند. درنهایت روشهای ارائه شده و نتایج آزمایش آنها توضیح داده شده است.

#### ۲- کارهای پیشین

در این بخش به بررسی پژوهشهای پیشین در زمینه حافظههای چرکنویس و سامانههای بحرانی-مخلوط خواهیم پرداخت.

تخصیص حافظه چرکنویس در بسیاری از کارهای پیشین بررسیشده است. در مقاله [۷] یک الگوریتم تقریبی برای نگاشت وظایف و تخصیص حافظه چر کنویس ارائه شده است. هدف این الگوریتم در مقاله [۸،۷] کاهش تعداد جزیرهها در یک پردازنده چندهستهای جزیرهای بوده است و در مقاله [۷] کاهش بهرهوری هستهها در یک پردازنده چندهستهای با حافظه چرکنویس مشترک است. در مقاله [۵] یک روش پویا برای تخصیص حافظه چرکنویس برای سامانههای چندهستهای نهفته بیدرنگ ارائه شده است که در آن حافظه چرکنویس بهصورت ایستا بین هستهها تقسیم نمیشود و هر موقع یک وظیفه تمام می شود، فضای حافظه چرکنویس تخصیص یافته آن توسط ساير وظايف كه به حافظه چركنويس نياز دارند مجدداً استفاده مي شود. بعلاوه، در طرح پیشنهادی، تخصیص حافظه چرکنویس با زمانبندی و نگاشت وظایف برای رسیدن به کارایی بالاتر سامانه ادغامشده است. برای این منظور در این مقاله دو روش مبتنی بر برنامه ریزی خطی و الگوریتم ژنتیک جهت کاهش بدترین حالت زمان اجرا پیشنهادشده است. در مقاله [۹] به دلیل اینکه در هر زمان همه وظایف می توانند در خواست دسترسی به حافظه داشته باشند، بدترین حالت برای هر دسترسی لحاظ شده است که wCET(Worse-cast exection time) محاسبهشده را بهشدت زیاد می کند، برای بهبود تخمین WCET در این مقاله برای دسترسی به گذرگاه از سیاست دسترسی چندگانه بخش زمانی (TDMA(Time-division multiple access) استفاده شده است و این سیاست را در نوشتن مدل برنامهریزی خطی و الگوریتم ژنتیک لحاظ کرده است. بدین ترتیب توانسته است سربار دسترسی به گذرگاه را در محاسبه WCET به مقدار قابل توجهی كاهش دهد. البته اين كار باعث افزايش پيچيدگي مدل برنامهريزي خطي ميشود. مقالههای ذکرشده و سایر مقالات مشابه در زمینه تخصیص حافظه چرکنویس به مسئله بحراني-مخلوط بودن سامانه توجه نكردهاند.

زمان بندی وظایف در سامانههای بحرانی-مختلط نیز در بسیاری از کارهای پیشین بررسی شده است. ولی بااین وجود هیچ کدام به مدیریت توأمان حافظه چرکنویس و نگاشت وظایف بهصورت توأمان نپرداختهاند. مقاله [۶] بررسی جامعی در زمینه این پژوهشها انجام داده است.

## $\mathbf{r}$ مدل سامانه، فرضیات و پیشزمینه $\mathbf{r}$

در این بخش به توضیح درباره مدل سامانه و همچنین بحثهای مقدماتی در مورد سامانههای بحرانی-مخلوط خواهیم پرداخت. فرض می کنیم یک سامانه بحرانی-مخلوط باید یک مجموعه متناهی از وظایف را اجرا کند. وظایف را متناوب در نظر می گیریم. هر وظیفه i، بر اساس دوره تناوب (فاصله بین دو زمان رهاسازی متوالی وظیفه)، موعد، زمان لازم برای اجرای وظیفه و سطح بحرانیت تعریف می شود که به ترتیب (از سمت چپ) با نمادهای  $(T_i D_i \cdot \vec{C}_i \cdot L_i)$  نشان داده میشوند. فرض می کنیم که موعدها با دوره تناوب برابر هستند $D_i = T_i$ . این فرض در بسیاری از مقالههای معتبر در

نظر گرفته شده است (برای مثال[۳]). توجه کنید که در سامانههای بحرانی-مخلوط برای وظایف در سطح بحرانیت مختلف زمان اجرای مختلفی در نظر گرفته میشود؛ بنابراین برداری از زمانهای اجرا برای هر یک از وظایف داریم. با توجه به معادله (۱)، هر چه سطح بحرانیت بالاتر می رود زمان اجرای وظایف نیز بیشتر یا مساوی سطح بحرانیت پایین در نظر گرفته می شود:

= انجمن میکروالکترونیک ایران

$$L_1 > L_2 \to C(L_1) \ge C(L_2) \tag{1}$$

دلیل این امر این است که با بیشتر گرفتن بدترین زمان اجرای وظیفه میتوان تضمین بیشتری برای اجرای صحیح آن داد.

در مدل در نظر گرفته شده از زمانبندی با اولویت ثابت استفاده می کنیم. از این نوع زمان بندی در سامانههای واقعی استفاده میشود. در این نوع زمان بندی در زمان طراحی به هر وظیفه یک اولویت بر اساس ویژگیهای آن وظیفه داده میشود و این اولویت در زمان اجرا تغییر نمی کند. سامانه در هر زمان وظیفه آزادشده با بیشترین اولویت را بهصورت قبضهای (Preemptive) اجرا می کند. اگر در حین اجرای یک وظیفه یک وظیفه با اولویت بالاتر آزاد شود، اجرای وظیفه متوقفشده و پردازنده وظیفه با اولویت بالاتر را اجرا می کند.

مدل سختافزار که ما در این مقاله در نظر گرفتهایم یک پردازنده چندهستهای همگن با دو سطح حافظه میباشد:

- ۱. حافظه های چرکنویس اختصاصی: هر هسته یک حافظه چرکنویس اختصاصی دارد كه تنها توسط همان هسته قابل دسترس است.
  - ۲. حافظه اصلی: که هستهها بهوسیله یک گذرگاه مشترک به آن دسترسی دارند.

قابل توجه است که در بسیاری از پردازندههای تجاری مانند MPC5777M TMS320C6472 و ARM7TDMI از حافظه چرکنویس استفاده شده است. شکل ۱ ساختار در نظر گرفته شده برای یک پردازنده چهار هستهای را نشان میدهد. در ساختار در نظر گرفته شده، فرض شده است که هر هسته تأخیر بسیار کمی برای دسترسی به حافظه چرکنویس محلی خودش متحمل میشود [۱] و برای دسترسی به حافظه اصلی تأخیر بالاتری متحمل میشود. برای تضمین یک کران بالای ایمن برای زمان اجرا، ما فرض کردهایم که هر دسترسی به حافظه خارج از تراشه موجب یک تأخیر ثابت (بدترین حالت) مىشود.



شکل ۱: یک پردازنده چهار هستهای با حافظههای چرکنویس SPM اختصاصی درون هر هسته

در مدل در نظر گرفته شده، می توان به هر وظیفه بخشی از فضای حافظه چرکنویس محلی را برای سرعت بخشیدن به اجرای آن تخصیص داد. افزایش سرعت بهدستآمده برای هر وظیفه بهمنظور کاهش WCET آن، وابسته به مقدار فضای حافظه چرکنویس تخصیصیافته به آن میباشد. شکل ۲ نمودار بدترین زمان اجرای یکسری وظیفه بر اساس مقدار حافظه چرکنویس تخصیص داده شده را نشان می دهد.



شكل ۲: مقدار WCET يافته به ازاى مقادير متفاوت حافظه چر  $\Sigma$ نويس [۵].

برای اجتناب از مشکلات پایداری در حافظههای چرکنویس، فرض می کنیم که حداکثر یک کپی از هر شیء حافظه (منظور از شیء حافظه یک بخش از کد یا داده برنامه میباشد) می تواند در حافظههای چرکنویس وجود داشته باشد؛ بنابراین به علت اینکه ما چندین کپی از اشیای حافظه در حافظههای چرکنویس نداریم، مشکل هماهنگی به وجود نمی آید. همچنین برای مدیریت محتویات حافظههای چرکنویس بهوسیله برنامهنویس یا کامپایلر، فرض می کنیم که هر حافظه چرکنویس دارای فضای آدرس غیرهمپوشان و مجزای خودش میباشد و این فضاهای آدرس در زمان طراحی معلوم هستند؛ بنابراین، کامپایلر یا برنامهنویس می تواند مستقیماً واحد حافظهای (واحد حافظه چرکنویس یا حافظه اصلی) را که در آن هر شیء حافظه باید واقع شوند مشخص کنند.

در ادامه با یک مثال تئوری زمانبندی بحرانی-مخلوط را توضیح میدهیم. یک سامانه تک پردازنده قبضهای را در نظر می گیریم که شامل دو کار  $J_{\gamma}$  باشد که هر دو کار در زمان صفر در دسترس میباشند و باید در موعد زمانی ۱۰ خاتمه یابد. در شکل (۳) فرض کنید  $J_{\Lambda}$  بحرانی حاد است و باید اتمام اجرای آن را قبل از موعد در سطح بالایی از اطمینان تضمین کرد و کار $J_{\gamma}$  بحرانی سهل است و درنتیجه به سطح اطمینان بالایی WCET نیاز ندارد. فرض می  $S_{i}$  ابتدا  $S_{i}$  سپس  $S_{i}$  ابتدا برای به دست آوردن کار  $J_{\chi}$  با توجه به اینکه این وظیفه بحرانی حاد است، باید از ابزار تحلیل ایستا استفاده شود ولی برای وظیفه  $J_{r}$  استفاده از تحلیل زمانی بر پایه اندازه گیری کافی است. فرض کنید WCET ایستای کار  $J_{\chi}$ برابر با  $\Delta$  و WCET بر پایه اندازه گیری کار  $J_{\chi}$  برابر با  $\Delta$  باشد. ازآنجاکه ۱۰ < ۶ + ۵، با استفاده از تکنیکهای تجزیهوتحلیل زمانبندپذیری متعارف نتیجه گیری می شود که این سامانه قابل زمانبندی نیست و کار J موعد را رعایت نمی کند؛ اما اگر به این نکته توجه کنیم که کار  $J_{\gamma}$  بحرانی سهل است و تضمین بالایی WCET نیاز ندارد، می توان از تحلیل زمانی بر پایه اندازه گیری برای کار  $J_{N}$  استفاده کرد و کمتری را برای  $J_{\Lambda}$  به دست آوریم. فرض کنید نتیجه تحلیل زمانی بر پایه اندازه گیری مقدار  $\pi$  را برای کار J به دست آورد. در این صورت چون 9+8+7 است، میتوان (البته با سطح اطمینان پایین (z) تضمین کرد که کار (z) نیز موعد را رعایت می کند [11].



شکل ۳: تغییر مقدار WCET برای تضمین سطح بحرانیت یک کار

در مدل در نظر گرفته شده مانند بسیاری از کارهای پیشین (مانند[11] .[3] دو سطح بحرانیت را در نظر گرفته ایم: سطح بحرانیت بالا و پایین. سامانه در دو حالت کار می کند: در حالت عادی یا بحرانیت پایین و حالت بحرانیت بالا. در حالت بحرانیت پایین هیچ وظیفه ای از بدترین زمان اجرای بحرانیت پایین خود تجاوز نمی کند و همه وظایف بر اساس اولویت اجرا می شوند. سامانه بر مدت زمان اجرای وظایف نظارت می کند و درصورتی که وظیفه ای با سطح اولویت پایین از بدترین زمان اجرای بحرانیت پایین خود تجاوز کند اجرای آن وظیفه را متوقف می کند ولی اگر یک وظیفه با بحرانیت بالا از بدترین زمان اجرای بحرانیت پایین خود تجاوز کند سامانه اجازه این کار را می دهد و حالت سامانه از حالت عادی به بحرانیت بالا تبدیل می شود. در این حالت تنها وظایف نظارت با سطح بحرانیت بالا اجرا می شوند. البته در این حالت نیز بر زمان اجرای وظایف نظارت می شود و درصورتی که یک وظیفه با بحرانیت بالا از بدترین زمان اجرای بحرانیت بالای خود تجاوز کند اجرای آن متوقف می شود. بر گشت به حالت عادی زمانی اتفاق می افتد که پردازنده بیکار باشد.

برای اینکه از اتمام اجرای وظایف قبل از موعدهایشان مطمئن شویم از تحلیلهای زمان طراحی برای این منظور استفاده میشود. برای این منظور سامانه باید در سه حالت بررسی شود: در حالت نرمال، در حالت با بحرانیت بالا و حالت سویچ از حالت عادی به حالت با بحرانیت بالا. از سه رابطه بازگشتی زیر برای محاسبه زمان پاسخ هر یک از وظایف در حالتهای مختلف استفاده خواهیم کرد:

$$R_i^{LO} = C_i(LO) + \sum_{\tau_i \in hp(i)} \left[ \frac{R_i^{LO}}{T_j} \right] C_j(LO)$$
 (Y)

$$R_i^{HI} = C_i(HI) + \sum_{\tau_j \in hpH(i)} \left[ \frac{R_i^{HI}}{T_j} \right] C_j(HI) \tag{\ref{Tj}} \tag{\ref{Tj}}$$

$$R_i^* = C_i(HI) + \sum_{\tau_j \in hpH(i)} \left[ \frac{R_i^*}{T_j} \right] C_j(HI) + \sum_{\tau_j \in hpL(i)} \left[ \frac{R_i^{LO}}{T_k} \right] C_k(LO) \tag{$\mathfrak{F}$} \label{eq:helicity}$$

رابطه (۲) برای حالت نرمال سامانه، رابطه (۳) برای حالت بحرانیت بالا و رابطه (۴) برای حالت سورانیت بالا و رابطه (۴) برای حالت سویچ از حالت نرمال به حالت بحرانیت بالا استفاده می شود. قابل توجه است که برای تخصیص اولویت به وظایف از روش (۲۰۰۵ سنده خواهیم کرد. برای مطالعه بیشتر در زمینه سامانه های بحرانی، روابط تحلیل زمانی و روش AMC به مقاله [۳] مراجعه کنید.

= انجمن میکروالکترونیک ایران

## ۴-۶ دی ماه ۱۳۹۸

#### ۴- راهحلهای پیشنهادی

این بخش به ارائه روشهای پیشنهادی خواهیم پرداخت. به علت NP-کامل بودن مسئله، نمی توان آن را (حداقل با الگوریتمهای موجود) در زمان چندجملهای حل کرد. این موضوع زمانی اهمیت می یابد که پیچیدگی سامانه بیشتر شود که در این صورت زمان اجرای روشهای بهینه بسیار زیاد خواهد شد. برای این منظور در این مقاله به ارائه روشهایی خواهیم پرداخت که اگرچه بهینه نیستند ولی می توانند جوابهای مناسبی را در زمانهای کم حتی برای سامانههای پیچیده به دست آورند. روش اول ارائه شده بر اساس الگوریتم فرا اکتشافی تبرید شبیهسازی شده [۱۳] و روش دوم بر اساس الگوریتم ژنتیک [۱۴] است. در ادامه به ترتیب به ارائه این دو روش می پردازیم.

## ۴−۱− الگوريتم ژنتيک

الگوریتم ژنتیک یک الگوریتم جستجوی فرا ابتکاری است که با موفقیت در چندین مسائله بهینهسازی، مانند برنامهریزی و نگاشت وظایف [10]–[10] استفاده شده است. در این الگوریتم الهام گرفته شده از طبیعت، در شکل f رخنمودها (Phenotypes) بهصورت رشتهها یا سایر ساختارهای دادهای ژننمود (Genotypes) رمزگذاری شدهاند. این الگوریتم با یک جمعیت اولیه از ژننمودها آغاز می شود که یا بهصورت تصادفی یا توسط یک روش ابتکاری ایجادشده است و این جمعیت بهصورت تکراری تکامل می یابند تا رخنمودهای بهینه یا نزدیک به بهینه پیدا شوند.

| TI | TY | TY | TF | ТΔ | Tŷ | TY | TA | т٩ | T1· | شماره اندیس وظایف در یک رخنمودها |
|----|----|----|----|----|----|----|----|----|-----|----------------------------------|
| •  | ٣  | 1  | ۲  | ١  | ۲  | •  | ١  | ٣  | ١   | ژنئمود تخصیص حافظه چرکئویس       |
| ٣  | ۵  | ٨  | ۲  | 1  | ٩  | ۶  | ۲  | 1- | ۴   | اولويت وظايف                     |

شکل ۴: ساختار یک رخنمود که از دو ژننمود تشکیل شده

برای این کار، سه عملیات انتخاب (Selection)، تقاطع (Crossover) و جهش (Mutation) که از طبیعت تقلیدشده است بر روی ژننمودها انجام میشود. در عملیات انتخاب، برخی از ژننمودها (معمولاً مناسب برین) برای زنده ماندن در نسل بعدی و برای تولید ژننمودهای جدید انتخاب میشوند. در عملیات تقاطع، دو یا چند ژننمود از ژننمودهای انتخاب شده برای تولید ژننمودهای جدید ترکیب میشوند و درنهایت در عملیات جهش، یک یا چند داده از ژننمودهای انتخاب شده برای حفظ تنوع ژننمودها تغییر داده میشوند. این الگوریتم زمانی تمام میشود که یک شرط توقف مشخص، مانند حداکثر تعداد دورهای مجاز بر آورده شود. برای اطلاعات بیشتر می توانید به کتابهایی که در این زمینه نوشته شده است مانند [۱۴] مراجعه کنید.

برای این که تخصیص حافظه چرکنویس و نگاشت وظایف را با استفاده از الگوریتم ژنتیک حل کنیم، باید روشی برای کد کردن هر رخنمود به صورت یک ژننمود مشخص کنیم. به دلیل اینکه یک رخنمود برای این مسئله توسط دو نوع از اطلاعات (تخصیص حافظه چرکنویس/نگاشت وظایف) مشخص می شود، از دو رشته برای نشان دادن هر ژننمود می توان استفاده کرد. ولی آزمایش هایی که انجام دادیم نشان داد این نحوه کد کردن مناسب نیست. به همین منظور به جای بخش نگاشت هسته از اولویت وظایف استفاده کردیم در اولین رشته، مانند [۵] تعداد بلوکهای حافظه چرکنویس تخصیص داده شده به هر وظیفه مشخص می شود؛ در دومین رشته، اولویت وظایف در نگاشت به هستههای پردازشی مشخص می شود. برای تولید رخنمود از یک ژنمود وظایف بر اساس اولویت (رشته دوم) با استفاده از یک الگوریتم مانند (first.fit) به هستهها نگاشت می شود.

رای مقایسه بین رخنمودها باید برای هر رخنمود یک مقدار برازندگی (fitness) تعریف شود. رابطه ( $\alpha$ ) نحوه محاسبه برازندگی را برای رخنمود  $\alpha$  نشان می دهد.

$$fitness(p) = \begin{cases} \frac{1}{UsedCores(p)}, & p \in F \\ -UnScheduled(p), & p \notin F \end{cases}$$
 (\(\Delta\)

برای رخنمودهایی که زمانبندپذیر (Schedulable) هستند  $(p \in F)$  مقدار برازندگی برابر با معکوس تعداد هستههای استفاده شده  $(p \in F)$  است. به این صورت که هرچقدر تعداد هستههای استفاده شده در یک رخنمود کمتر باشد مقدار برازندگی آن بیشتر است. برای رخنمودهایی که زمانبندپذیر نیستند  $(p \notin F)$  مقدار برازندگی کوچکتر از صفر و برابر با منفی تعداد وظایف زمانبندناپذیر  $(p \notin F)$  خواهد شد.

شکل ۵ مثالی از عملیات تقاطع استفاده شده را نشان می دهد. ما از روش انجام ترکیب دو والدی با یک نقطه تقاطع استفاده کرده ایم. به این معنی که برای هر عملیات تقاطع یک نقطه در دو ژننمود والد به صورت تصادفی انتخاب شده و تمامی اطلاعات در یک سمت از این نقطه بین دو والد تعویض شده و درنتیجه دو ژننمود جدید (فرزندان) ساخته شده و به جمعیت دور بعد اضافه می شوند.



شکل ۶ مثالی از عملیات جهش را نشان می دهد. در هر عملیات جهش یک داده از یک ژننمود به صورت تصادفی انتخاب شده و مقدار آن به یک مقدار تصادفی معتبر جدید تغییر داده شده است.



## الگوریتم تبرید شبهسازی شده $\Upsilon - \Upsilon$

الگوریتم تبرید شبیهسازی شده که یک الگوریتم جستوجوی احتمالی برای حل مسائل بهینهسازی است که از فرآیند بازپخت در متالوژی الهام گرفته شده است. در این فرآیند ماده فیزیکی به آرامی سرد می شود تا درنهایت به یک پیکربندی با حداقل انرژی برسد. در الگوریتم تبرید شبیهسازی شده جواب مسئله را معادل باحالت ماده فیزیکی، هزینه یک جواب را معادل با انرژی ماده در یک حالت و پارامتر کنترلی را معادل با دما در نظر می گیرند. این الگوریتم از دو فرآیند تصادفی تشکیل می شود: یک فرآیند برای تولید جوابها و یک فرآیند برای پذیرش جوابها. در فرآیند تولید جواب از یک سری عملیات مانند جابهجایی (Swap) و معکوس (Reversion)، برای تولید جوابهای همسایه بهصورت تصادفی استفاده می شود. در فرآیند پذیرش جوابها در صورتی که جواب بهصورت تصادفی استفاده می شود. در فرآیند پذیرش جواب بعدی انتخاب می شود و در صورتی که هزینه کمتری نداشته باشد احتمالاً بهعنوان جواب بعدی انتخاب می شود. احتمال انتخاب جوابهای با هزینه بیشتر در یک دور الگوریتم به دمای آن دور وابسته است و از تابع بولتزمن حساب می شود. با کاهش دما احتمال انتخاب جوابهای به بتر نیز کاهش می یابد و در نتیجه احتمال انتخاب جوابهای بدتر نیز کاهش می یابد و در نتیجه احتمال انتخاب جوابهای نهایی نسبت به دورهای نهایی نسبت به دورهای ابتدایی کمتر است. برای اطلاعات بیشتر می توانید به کتابهایی که در این کاهش دمی ابتدایی کمتر است. برای اطلاعات بیشتر می توانید به کتابهایی که در این

زمینه نوشته شده است مانند [۱۳] مراجعه کنید.

برای حل مسئله تخصیص حافظه چرکنویس و نگاشت وظایف توسط این الگوریتم جوابهای مسئله را با دو رشته مدل میکنیم. رشته اول مقدار حافظه چرکنویس تخصیص دادهشده به وظایف و رشته دوم هستهای را که هر یک از وظایف به آن نگاشت شدهاند را مشخص میکند برای محاسبه هزینه جواب p از رابطه p استفاده میکنیم که درواقع قرینه همان رابطه استفاده شده برای محاسبه برازندگی در بخش p است.

$$cost(p) = \begin{cases} -\frac{1}{UsedCores(p)}, p \in F \\ UnScheduled(n), p \notin F \end{cases}$$
 (5)

برای تولید جوابهای همسایه یک جواب، از عملیات عوض کردن، معکوس کردن زیررشته و جهش استفاده می کنیم. در هر دور فقط یکی از این عملیات به صورت تصادفی انتخاب شده و انجام می شود در هریک از این عملیات ابتدا رشته مربوط به تخصیص حافظه چرک نویس و یا نگاشت هسته به تصادف انتخاب شده و سپس عملیات مربوطه انجام می شود. در عملیات عوض کردن دو اندیس به تصادف انتخاب شده و مقدار آنها عوض می شود. در عملیات معکوس کردن زیررشته، دو اندیس در رشته جواب انتخاب شده و ترتیب دادهای بین آن معکوس می شود. شکل ۷ (الف و ب) هرکدام یک مثال از این عملیات را نشان می دهند. عملیات جهش مانند عملیات جهش (شکل ۶) در الگوریتم و تغییر (در محدوده مجاز) تغییر می کند.



شکل ۷: دو روش به منظور تولید زیررشته همسایگی جدید

## $\Delta$ آزمایشات

در این بخش بهصورت تجربی با انجام یکسری آزمایشات به مقایسه روشهای پیشنهادی خواهیم پرداخت و مزایا و معایب هر یک را بررسی خواهیم کرد.

## راهاندازی آزمایشات $-1-\Delta$

Visual Stduio برای مقایسه روشهای ارائه شده، هر دو روش ارائه شده در محیط C پیادهسازی شدند. مشابه باکارهای پیشین معتبر در زمینه سامانههای بحرانی بازبان C پیادهسازی شدند. مشابه باکارهای پیشین معتبر در زمینه سامانههای بکنواخت مخلوط (مانندC [۱۱] [۱]) یکسری وظیفه به صورت تصادفی با توزیع یکنواخت ایجاد شدند. پارامترهایی که به صورت تصادفی ایجاد می شوند عبارتاند از: بدترین زمان اجرای وظایف، دوره تناوب و سطح بحرانیت. برای در نظر گرفتن اثر تخصیص حافظه چرک نویس به وظایف اعداد تصادفی مشابه با مقاله C ایجاد شدند. برای اینکه مقایسه بین دو روش جامع باشد، آزمایشات بر روی تعداد وظایف مختلف انجام شد (از ۱۰ الی

۲۰۰ وظیفه). همچنین برای مقایسه عادلانه بین دو روش همه آزمایشات بر روی یک سیستم با پردازنده *Corei7* و ۱۶ گیگابایت حافظه اجرا شدند.

پارامترهای در نظر گرفته شده برای هر یک از الگوریتمها در جدول ۱ ذکرشده

جدول ۱: پارامترهای تنظیم شده در اجرای روشهای پیشنهادی

|                         | احتمال عمليات جهش          | ۵,٠   |
|-------------------------|----------------------------|-------|
| الگوريتم ژنتيک          | احتمال عمليات متقاطع       | ۱,٠   |
|                         | تعداد جمعيت اوليه          | ۵۰    |
|                         | حداكثر تعداد دور           | ٣٠٠   |
| الگوريتم تبريد شبيهسازي | دمای اولیه                 | ۲٠    |
|                         | ضریب کاهش دمای تصاعد هندسی | ٠,٩٩٨ |
|                         | تعداد دور در یک دمای خاص   | ۵۰    |
|                         | حداكثر تعداد دور           | ۲     |

## نتایج آزمایشات $-Y-\Delta$

نتایج به دست آمده از اجرای دو روش پیشنهادی برای مجموعه وظایف با تعداد مختلف را نشان می دهد. برای هر تعداد وظیفه آزمایش ۱۰ بار با مجموعه وظایف مختلف تکرار شده است و میانگین نتایج گزارش شده اند. همان طور که شکل  $\Lambda$  نشان می دهد روش ژنتیک ارائه شده در حدود ۱۶ الی  $\Gamma$  درصد بهتر از روش تبرید شبیه سازی شده عمل می کند.

شکل ۹ متوسط زمان اجرای هر یک از الگوریتهها را برای تعداد وظایف مختلف نشان میدهد. همانطور که این شکل نشان میدهد، زمان اجرای هر یک از الگوریتهها با افزایش تعداد وظایف افزایش می یابد. همچنین نتایج نشان میدهد که زمان الگوریتم تبرید شبیه سازی شده به طور خاص در تعداد وظایف بالا به طور قابل توجه ای کمتر از زمان اجرای الگوریتم ژنتیک است.



شکل ۸: تعداد هستههای پردازشی استفاده شده زمانبندپذیر به ازای هر تعداد وظایف



- [10] S. Vestal, "Preemptive Scheduling of Multi-criticality Systems with Varying Degrees of Execution Time Assurance," in 28th IEEE International Real-Time Systems Symposium (RTSS 2007), 2007, pp. 239–243.
- [11] A. Burns, R. I. Davis, S. Baruah, and I. Bate, "Robust Mixed-Criticality Systems," *IEEE Trans. Comput.*, vol. 67, no. 10, pp. 1478–1491, 2018.
- [12] A. Burns and R. I. Davis, "Mixed Criticality Systems A Review \* ," pp. 1–52.
- [13] K.-L. Du and M. N. S. Swamy, "Simulated Annealing," in Search and Optimization by Metaheuristics, Cham: Springer International Publishing, 2016, pp. 29–36.
- [14] R. L. Haupt and S. E. Haupt, *Practical Genetic Algorithms*. Hoboken, NJ, USA: John Wiley & Sons, Inc., 2003.
- [15] F. A. Omara and M. M. Arafa, "Genetic algorithms for task scheduling problem," *J. Parallel Distrib. Comput.*, vol. 70, no. 1, pp. 13–22, Jan. 2010.
- [16] Y.-K. Kwok and I. Ahmad, "Efficient Scheduling of Arbitrary Task Graphs to Multiprocessors Using a Parallel Genetic Algorithm," J. Parallel Distrib. Comput., vol. 47, no. 1, pp. 58– 77, Nov. 1997.
- [17] ... M. G.-1999 D. A. C. (Cat. N. and undefined 1999, "Genetic list scheduling algorithm for scheduling and allocation on a loosely coupled heterogeneous multiprocessor system," ieeexplore.ieee.org.
- [18] D. Liu et al., "Scheduling Analysis of Imprecise Mixed-Criticality Real-Time Tasks," IEEE Trans. Comput., vol. 67, no. 7, pp. 975–991, 2018.



شکل ۹: متوسط زمان اجرای الگوریتم GA و SA به ازای هر تعداد وظایف

#### 9- نتیجهگیری

در این مقاله به مسئله مدیریت حافظه چرکنویس و همچنین نگاشت وظایف در سامانههای بحرانی-مخلوط چندهستهای پرداختیم. برای این منظور دو روش بر اساس الگوریتمهای فرا اکتشافی ژنتیک و تبرید شبیهسازی شده ارائه شد. برای ارزیابی این الگوریتمها آزمایشات جامعی انجام شد. نتایج نشان داد که روشهای ارائه شده می توانند ضمن حفظ تضمینهای لازم برای وظایف با بحرانیت مختلف، تعداد هستههای استفاده شده و در نتیجه هزینه ساخت سامانه را تا حد خوبی کاهش دهند. برای کارهای آینده تعداد سطوح بحرانیت بیشتری را می توان در نظر گرفت. همچنین می توان روشهای ارائه شده را به پردازندههای ناهمگون با مدل حافظه چند سطحی گسترش داد.

## مراجع

- [1] P. Marwedel, Embedded system design: embedded systems, foundations of cyber-physical systems, and the internet of things, 3rd ed. Cham: Springer International Publishing, 2018.
- [2] S. Baruah, "Mixed-Criticality Scheduling Theory: Scope, Promise, and Limitations," *IEEE Des. Test*, vol. 35, no. 2, pp. 31–37, 2018.
- [3] S. K. Baruah, A. Burns, and R. I. Davis, "Response-time analysis for mixed criticality systems," *Proc. - Real-Time Syst. Symp.*, pp. 34–43, 2011.
- [4] E. Lee and S. Seshia, "Introduction to Embedded Systems: A Cyber-Physical Systems Approach," 2016.
- [5] M. M. Kafshdooz and A. Ejlali, "Dynamic shared SPM reuse for real-time multicore embedded systems," ACM Trans. Archit. Code Optim., vol. 12, no. 2, pp. 1–25, 2015.
- [6] A. Burns and R. I. Davis, "Mixed Criticality Systems A Review \*," no. March 2019, pp. 1–81.
- [7] C.-W. Chang, J.-J. Chen, W. Munawar, T.-W. Kuo, and H. Falk, "Partitioned scheduling for real-time tasks on multiprocessor embedded systems with programmable shared srams," in *Proceedings of the tenth ACM international conference on Embedded software EMSOFT '12*, 2012, p. 153
- [8] C.-W. Chang, J.-J. Chen, T.-W. Kuo, and H. Falk, "Real-Time Task Scheduling on Island-Based Multi-Core Platforms," *IEEE Trans. Parallel Distrib. Syst.*, vol. 26, no. 2, pp. 538–550, Feb. 2015.
- [9] D. Oehlert, A. Luppold, and H. Falk, "Bus-aware static instruction SPM allocation for multicore hard real-time systems," *Leibniz Int. Proc. Informatics, LIPIcs*, vol. 76, no. 1, pp. 11–122, 2017.